NC State University designer ny Intel-chip for ekstra hastighed

transistor design kaosteori intel xeon processor e7 v4
Så meget som multitrådede applikationer kan drage fordel af meget mere kraftfulde processorer og mange flere kerner end de kunne for et par år siden, er der stadig en række begrænsninger, der forhindrer den fulde kraft af flere kerner i at blive udnyttet. En af dem er softwareoverførselsprocessen for data mellem kernerne, men det er ved at ændre sig takket være Intel og North Carolina State University forskere, som har udviklet en ny hardwareløsning til at bygge bro over kerner.

Udviklingen er kendt som kerne-til-kerne kommunikationsaccelerationsramme, eller CAF for kort. I et interview med TechSpot, Yan Solihin, medforfatter af papiret, der forklarer dets fordele, sagde, at CAF kan forbedre ydeevnen inden for kommunikation mellem kerner med op til 12 gange, hvilket i sidste ende kan føre til, at beregninger udføres omkring dobbelt så hurtigt som Før.

Anbefalede videoer

Denne form for effekt vil sandsynligvis være mest udtalt i systemer med hyperthreading (eller AMD-ækvivalent) og med masser af kerner, såvel som med applikationer, der kan understøtte det.

Relaterede

  • Intel Raptor Lake øger ydeevnen, men kravene er svimlende
  • Hvordan Windows 11 vil forbedre ydeevnen for den næste generation af Intel Alder Lake-chips
  • AMDs 12-core Ryzen 3900XT hævder et 47% ydelsesboost i forhold til Intels bedste

Grunden til, at sådanne gevinster siges at være mulige, er på grund af det nye chipdesign, som inkorporerer en kø management device (QMD) — i det væsentlige et hardwarealternativ til softwaremetoden til at sende data mellem kerner. Dette hurtige spor håndterer al kommunikation mellem kernerne i et meget højere tempo, end der kan opnås med konventionelle processordesigns.

Endnu bedre, når det ikke er nødvendigt til tung multitasking, kan køstyringsenheden håndtere grundlæggende beregningsopgaver på egen hånd, hvilket potentielt giver os et kig på, hvordan Intel vil muligvis være i stand til at sænke strømforbruget i fremtidige chipdesigns — ved at lade QMD håndtere grundlæggende operationer og kun udnytte processorens hovedkraft, når påkrævet.

Selvfølgelig er meget af dette i de meget tidlige udviklingsstadier, og selvom proof of concept er der, ville vi ikke forvente, at dette dukkede op i detail-hardware i årevis. Men når det sker, kan universitetet have yderligere funktioner i tankerne, som Solihin og hans team har allerede konceptualiseret en række yderligere processortilføjelser, der yderligere kunne forbedre kommunikationen imellem kerner.

Redaktørernes anbefalinger

  • Intel XeSS øger ydeevnen massivt, og den kan faktisk snart lanceres
  • Intels 13. generations CPU vil sandsynligvis bringe et stort ydelsesboost
  • Intel hævder, at Tiger Lake-chips vil tage et historisk spring i ydeevne. Sådan gør du
  • Intel Rocket Lake-S bruger hybrid chiplet-arkitektur for 25 % ydelsesforøgelse
  • Intel udvikler en kryogen kontrolchip, der forventes at strømline kvantecomputere

Opgrader din livsstilDigital Trends hjælper læserne med at holde styr på den hurtige teknologiske verden med alle de seneste nyheder, sjove produktanmeldelser, indsigtsfulde redaktionelle artikler og enestående smugkig.